Paralleladdierer mit Übertragsvorausberechnung

Aus testwiki
Version vom 18. März 2024, 16:19 Uhr von imported>Serols (Änderungen von 85.239.103.154 (Diskussion) rückgängig gemacht (HG) (3.4.12))
(Unterschied) ← Nächstältere Version | Aktuelle Version (Unterschied) | Nächstjüngere Version → (Unterschied)
Zur Navigation springen Zur Suche springen
4-Bit-Carry-Look-Ahead-Addierer mit Carry-In und Carry-Out

Der Paralleladdierer mit Übertragsvorausberechnung bzw. Carry-Look-Ahead-Addierer (kurz: CLA-Addierer) ist eine logische Schaltung zur Addition mehrstelliger Binärzahlen (siehe auch Addierwerk).

Der CLA-Addierer addiert zwei n-stellige Binärzahlen, verfügt also über 2·n Eingänge, sowie in der Regel über einen weiteren Übertragseingang. Da das Ergebnis einen etwaigen Übertrag enthalten kann, gibt es n+1 Ausgänge. Der Vorteil des CLA-Addierers ist, dass die Verzögerung der Schaltung nur logarithmisch zur Zahl seiner Eingänge ist, bei zugleich nur linearer Zahl an Logikgattern gemessen an der Zahl seiner Eingänge. Seine Komplexität beträgt in der Landau-Notation ausgedrückt also 𝒪(log(n)) für die Schaltungsverzögerung und 𝒪(n) für die Schaltungsgröße. Der CLA-Addierer ist also ähnlich schnell wie ein Conditional-Sum-Addierer, dessen Verzögerung ebenfalls 𝒪(log(n)) beträgt, und braucht zugleich ähnlich einem Carry-Ripple-Addierer nur 𝒪(n) wenige Bauteile. Conditional-Sum-Addierer brauchen im Vergleich mit dem CLA-Addierer jedoch 𝒪(nlog2(3)) mehr Bauteile, Carry-Ripple-Addierer weisen eine exponentiell größere Verzögerung von 𝒪(n) auf. Der CLA-Addierer ist dagegen asymptotisch schnell und günstig zugleich.

Idee

Ein Addierwerk kann einen Großteil seiner Berechnungen auch dann durchführen, wenn der eingehende Übertrag noch nicht vorliegt. Dazu werden die beiden Summanden zunächst ohne Berücksichtigung desselben addiert. Am Ergebnis kann dann direkt abgelesen werden, welche Wirkung der eingehende Übertrag auf den ausgehenden haben wird. Die Tabelle stellt den Zusammenhang am Beispiel eines 4-Bit Addierers dar.

Zusammenhang zwischen ein- und ausgehenden Überträgen eines 4-Bit Addierwerks
Summe ohne Berücksichtigung
des eingehenden Übertrags
eingehender ausgehender Bemerkung
Übertrag
00000 bis 01110 beliebig 0 Der eingehende Übertrag wird absorbiert.
01111 0 0 Der eingehende Übertrag wird unverändert propagiert.
1 1
10000 bis 11110 beliebig 1 Ein Übertrag wird immer generiert.

Jedes Addierwerk zeigt an einem speziellen Ausgang an, ob es den eingehenden Übertrag absorbieren, propagieren oder einen solchen generieren wird. Dieser spezielle Ausgang ersetzt den Übertragsausgang eines gewöhnlichen Addierwerks. Der tatsächliche Übertrag kann dann aus dieser Information und dem eingehenden Übertrag leicht berechnet werden. Der große Vorteil dieses speziellen Ausgangs ist, dass er mit wenigen Logikgattern hierarchisch zusammengefasst werden kann, ohne dass die Summe erneut berechnet oder der tatsächliche Übertrag bekannt sein muss, wie nachfolgende Tabelle zeigt.

Zusammenfassung zweier Addierwerke zu einem breiteren Addierwerk
höherwertiges
Addierwerk
niederwertiges
Addierwerk
zusammengefasstes
Addierwerk
absorbiert beliebig absorbiert
generiert beliebig generiert
propagiert absorbiert absorbiert
generiert generiert
propagiert propagiert

Funktionsweise

Der CLA-Addierer ist eine spezielle Anwendung einer Parallelen Präfix Berechnung PPn welche sich durch eine Schaltung mit Kosten 𝒪(n) und Verzögerung 𝒪(log(n)) implementieren lässt. Um die raffinierte Anwendung der Parallelen Präfix Berechnung leichter verständlich zu machen, wird zunächst ihre Anwendung am Beispiel eines schnellen Inkrementers dargelegt.

Schneller Inkrementer nach CLA-Art

Ein Inkrementer Incn addiert zu einer n-stelligen Binärzahl den Wert 1 und hat n Eingänge sowie n Ausgänge und einen weiteren Ausgang für einen etwaigen Übertrag beim höchsten Stellenwert.

Incn:{0,1}n{0,1}n+1
Incn(xn1x0)=(yny0)

Ein Übertrag von Stelle i zu i+1 tritt dabei nur dann auf, wenn alle x0==xi=1 sind, d. h. wenn die x0xi den Übertrag propagieren. Daher gilt beim Inkrementer für jedes Ergebnisbit yi+1=1 genau dann, wenn entweder x0xi propagieren oder xi+1=1 für 0i<n.

Mittels einer Parallelen Präfix Berechnung PPn kann man für alle i die Funktionen „x0xi propagieren“ =x0x1xi zugleich berechnen, indem man ausnutzt, dass die logische UND Funktion eine assoziative zweistellige Verknüpfung auf den binären Zahlen ist.

Parallele Präfix Berechnung

Zu jeder assoziativen zweistelligen Verknüpfung :A×AA auf einer Menge A ist ihre n-stellige Parallele Präfix Funktion PPn wie folgt definiert:

PPn:AnAn
PPn(xn1x0)=(yn1y0) mit yi=xix0 für 0i<n

Als Schaltung lässt sich PP2n rekursiv aus PPn konstruieren:

PP1(x0)=(y0)=(x0)

Für PP2n(x2n1,,x0)=(y2n1,,y0) sei (y'n1,,y'0)=PPn(x2n1x2n2,,x1x0) dann gilt:

y2i+1=y'i für 0i<n
y2i=y'i1x2i für 0<i<n
y0=x0

Beispiel: für n=2 gilt folglich PP2(x1,x0)=(y1,y0)=(x1x0,x0)

CLA-Addierer

Seien a0an1 und b0bn1 die Ziffern der beiden zu addierenden Zahlen und c1 der Eingangsübertrag. Mit ci bezeichnet man das Übertragsbit von Stelle i zu Stelle i+1. Dann gilt für das i-te zu berechnende Summenbit si=ai bici1. Sofern alle Übertragsbits ci bekannt sind, lassen sich die si parallel berechnen, mit konstanter Schaltungsverzögerung und linearen Bauteilkosten.

Um die ci zu berechnen, reicht es nicht wie beim Inkrementer allein zu prüfen, ob der Eingangsübertrag propagiert wird. Denn ein Übertrag wird an der i-ten Stelle propagiert, wenn entweder ai=1 oder bi=1 sind, weiterhin wird ein Übertrag generiert, wenn ai=bi=1.

Man schreibt pi=pi(a,b) falls die i-te Stelle einen Übertrag propagiert:

pi=aibi für 0i<n

Weiter schreibt man gi+1=gi+1(a,b) falls die i-te Stelle einen Übertrag generiert:

gi=aibi für 0i<n

Sowohl Propagieren als auch Generieren lassen sich ohne Kenntnis der Überträge cj,ji berechnen!

Um alle Überträge ci für 0i<n zugleich effizient zu berechnen, definiert man eine assoziative Verknüpfung (Beweis Assoziativität durch Nachrechnen) :{0,1}2×{0,1}2{0,1}2 die man in einer parallelen Präfix-Berechnung einsetzen kann:

(g,p)(c,p)=(gpc,pp)

Die beiden Komponenten erklären sich wie folgt. Es ist der Übertrag ci=1, wenn die i-te Stelle generiert oder wenn die i-te Stelle propagiert und die i1-te Stelle einen Übertrag hat, also wenn gipici1. Aufeinander folgende Stellen i,i1 propagieren gemeinsam einen Übertrag, wenn pipi1=1 ist. Die Verknüpfung eignet sich daher, um alle ci wie folgt zu berechnen; die di sind dabei reine Hilfsvariablen:

(ci,di)=(gi,pi)(g0,p0)(c1,1), oder anders ausgedrückt:
((cn1,dn1),,(c1,d1))=PPn+1((gn1,pn1),,(g0,p0),(c1,1))

Mit den nun vorliegenden Zwischenergebnissen lässt sich schließlich die Summe s von a und b einfach berechnen. Es gilt:

si=pici1 für 0i<n
sn=cn1

Literatur

  • Jörg Keller, Wolfgang J. Paul: Hardware Design. Formaler Entwurf digitaler Schaltungen Teubner 1995/2005, ISBN 3-519-23047-X.